詳情描述
FPGA培訓(xùn)初級(jí)研修班是針對(duì)于FPGA設(shè)計(jì)技術(shù)初學(xué)者的課程。課程不僅是對(duì)FPGA結(jié)構(gòu)資源和設(shè)計(jì)流程的描述,更重要的是對(duì)FPGA結(jié)構(gòu)資源、設(shè)計(jì)流程和設(shè)計(jì)工具的歸納、總結(jié)與升華,讓學(xué)習(xí)者能夠透過表面現(xiàn)象看到FPGA設(shè)計(jì)技術(shù)的實(shí)質(zhì),通過FPGA培訓(xùn)初級(jí)研修班學(xué)習(xí)者會(huì)更快速進(jìn)入FPGA設(shè)計(jì)領(lǐng)域,進(jìn)而為掌握FPGA高級(jí)設(shè)計(jì)技術(shù)打下基礎(chǔ)。
一、 課程目標(biāo)
1、 系統(tǒng)掌握FPGA開發(fā)技術(shù),
2、 能夠獨(dú)立勝任FPGA系統(tǒng)硬件設(shè)計(jì),邏輯設(shè)計(jì),F(xiàn)PGA組合系統(tǒng)設(shè)計(jì)等方面的工作。
二、 培訓(xùn)條件
本FPGA培訓(xùn)課程適合于使用FPGA器件進(jìn)行科研和產(chǎn)品開發(fā)的具有初級(jí)水平的工程技術(shù)人員和教師,也適合于有志于從事FPGA設(shè)計(jì)工作,期望涉足FPGA領(lǐng)域的相關(guān)人員。參加學(xué)習(xí)的學(xué)員只需要具有數(shù)字電路的基礎(chǔ)知識(shí)即可完成本課程的學(xué)習(xí)。
三、 培訓(xùn)時(shí)間
2015年 .
課時(shí)4天
四、培訓(xùn)地點(diǎn)
北京至芯科技EDA實(shí)驗(yàn)室 (北京市順義區(qū)后沙峪安富街8號(hào)中景江山賦1號(hào)商業(yè)樓330)
五、授課師資
李老師 李凡,資深I(lǐng)T專家,原地礦部CV計(jì)算機(jī)協(xié)會(huì)理事,曾任大型國(guó)企(深圳某計(jì)算機(jī)公司)副總工程師,中國(guó)第一個(gè)MIS(信息管理系統(tǒng))的創(chuàng)始人之一,中國(guó)第一代彩色LED顯示屏的主要研發(fā)者之一,國(guó)內(nèi)早的九連環(huán)與格雷碼的科學(xué)技術(shù)史研究者, 擔(dān)任過載波通信、處理、圖像加速、密碼學(xué)項(xiàng)目、LVDS項(xiàng)目,激光項(xiàng)目,LED顯示屏項(xiàng)目等項(xiàng)目的課題負(fù)責(zé)人。具有的豐富的FPGA應(yīng)用實(shí)踐經(jīng)驗(yàn)和理論成果,具有較強(qiáng)的教學(xué)能力。
六、培訓(xùn)證書
培訓(xùn)結(jié)束,理論、實(shí)踐雙項(xiàng)考核成績(jī)合格者,頒發(fā)北京至芯FPGA創(chuàng)新中心頒發(fā)的“FPGA設(shè)計(jì)初級(jí)工程師”結(jié)業(yè)證書。
七、收費(fèi)標(biāo)準(zhǔn)
公司員工(2500元)(包含教材等費(fèi)用)。
主辦:至芯科技FPGA創(chuàng)新中心
附1:報(bào)名回執(zhí)表
至芯科技FPGA設(shè)計(jì)初級(jí)培訓(xùn)班
報(bào)名回執(zhí)表
經(jīng)研究,我單位選派下列同志參加學(xué)習(xí):
姓名 性別
話 手 機(jī)
傳 真 E-mail
通訊地址(郵編)
其 他 需要協(xié)助預(yù)定住宿 預(yù)計(jì)到達(dá)時(shí)間: 月 日 時(shí)
單位意見
(簽章) 年 月 日
注:此表由個(gè)人填寫,由單位簽署意見, Email至
備 注:此表復(fù)制有效,并請(qǐng)注意保存通知原件。
聯(lián)系
傳 真:(人:雷老師(。
附2課程大綱
課程大綱 第一階段
FPGA的工藝結(jié)構(gòu)及其特點(diǎn);
FPGA設(shè)計(jì)方法及思想,及在工程開發(fā)中FPGA芯片的選型策略及原則;
FPGA設(shè)計(jì)流程教學(xué),圍繞開發(fā)工具進(jìn)行;
第二階段
HDL基本結(jié)構(gòu)、數(shù)據(jù)類型、賦值語句及塊語句等;
HDL實(shí)現(xiàn)組合邏輯電路
HDL實(shí)現(xiàn)時(shí)序邏輯電路;
HDL設(shè)計(jì)技巧;
文件編寫;
第三階段
Top-Down設(shè)計(jì)思想訓(xùn)練;
有限狀態(tài)機(jī)FSM的概念、分類;
狀態(tài)機(jī)編碼方式(二進(jìn)制碼、格雷碼、獨(dú)熱碼);
狀態(tài)機(jī)的描述風(fēng)格(一段式、二段式、三段式);
狀態(tài)機(jī)驗(yàn)證;
第四階段
IP核及其調(diào)用
在線邏輯分析儀SignalTapChipScope使用;
FPGA設(shè)計(jì)技巧介紹;
代碼規(guī)范;
基本實(shí)驗(yàn) 基本開發(fā)流程實(shí)驗(yàn)(LED控制實(shí)驗(yàn))
語法練習(xí)實(shí)驗(yàn)(數(shù)碼管實(shí)驗(yàn))
實(shí)驗(yàn)仿真實(shí)驗(yàn))
狀態(tài)機(jī)應(yīng)用實(shí)驗(yàn)(自動(dòng)售貨機(jī)實(shí)驗(yàn))
基本設(shè)計(jì)技巧實(shí)驗(yàn)(串并轉(zhuǎn)換實(shí)驗(yàn))
IP核使用實(shí)驗(yàn)(蜂鳴器實(shí)驗(yàn))
教程 有什么用處
FPGA設(shè)計(jì)中如何避免冒險(xiǎn)競(jìng)爭(zhēng)
模塊的編寫和驗(yàn)證
和quartus的使用
模塊的基本構(gòu)成要素
模塊中的信號(hào)
北京至芯開源科技有限責(zé)任公司